Thuật toán nén ký tự ảnh cho các hệ thống dùng vi điều khiển
Email tác giả liên hệ:
nthai@hcmute.edu.vnTừ khóa:
Mã hóa ký tự, Giải mã ký tự, Chia các điểm ảnh của ký tự, Tỷ lệ nén ký tự, dạng chữ mã ASCIITóm tắt
Bài báo này kiến nghị một phương pháp nén ký tự ảnh để cải thiện việc lưu trữ văn bản trong bộ nhớ suốt quá trình hoạt động của hệ thống sử dụng vi điều khiển giao tiếp với hệ thống FPGA. Cụ thể, để thực hiện phương pháp này, mỗi ký tự ảnh được mã hóa để làm giảm dung lượng ảnh ký tự so với ký tự ban đầu và khi sử dụng nó thì giải mã để cho ra lại ảnh ký tự như ban đầu. Hơn nữa, tỷ lệ sau khi nén của mỗi ký tự ảnh so với ban đầu là vài chục phần trăm tùy thuộc vào mỗi loại ký tự ảnh. Hơn nữa, việc tỷ số nén cao cho phép tiết kiệm được không gian nhớ trong những hệ thống vi điều khiển rất nhiều. Phương pháp nén có thể được ứng dụng để soạn thảo các văn bản cho hệ thống thiết bị phụ trợ in kỹ thuật số trong công nghiệp, trong đó vi điều khiển ARM giao tiếp với FPGA để thực hiện việc điều khiển in với tốc độ cao và còn hiển thị những kết quả và những hướng dẫn lập trình trên màn hình. Hơn nữa, những kết quả thu được có thể được áp dụng cho những ứng dụng khác và phát triển trong tương lai.
Tải xuống: 0
Tài liệu tham khảo
I. Shcherbakov, C. Weis, and N. Wehn, "A high-performance fpga-based implementation of the lzss compression algorithm," in Parallel and Distributed Processing Symposium Workshops & PhD Forum (IPDPSW), 2012 IEEE 26th International, 2012, pp. 449-453.
J. Fowers, J.-Y. Kim, D. Burger, and S. Hauck, "A scalable high-bandwidth architecture for lossless compression on fpgas," in Field-Programmable Custom Computing Machines (FCCM), 2015 IEEE 23rd Annual International Symposium on, 2015, pp. 52-59.
X. Zhou, Y. Ito, and K. Nakano, "An Efficient Implementation of LZW Decompression in the FPGA," in Parallel and Distributed Processing Symposium Workshops, 2016 IEEE International, 2016, pp. 599-607.
T. Mitra and T.-c. Chiueh, "An FPGA implementation of triangle mesh decompression," in Field-Programmable Custom Computing Machines, 2002. Proceedings. 10th Annual IEEE Symposium on, 2002, pp. 22-31.
M. P. Sarkar, P. Indurkar, and R. Kadam, "An optimum algorithm for data compression using VHDL," Int. Res. J. Eng. Technol, vol. 2, pp. 572-576, 2015.
K. K. Gouse, N. Chitra, and K. Maheshwari, "Compression and Decompression of FPGA Bit Stream Using Bitmask."
P. Hemnath and V. Prabhu, "Compression of FPGA bitstreams using improved RLE algorithm," in Information Communication and Embedded Systems (ICICES), 2013 International Conference on, 2013, pp. 834-839.
Z. Li and S. Hauck, "Configuration compression for virtex FPGAs," in Field-Programmable Custom Computing Machines, 2001. FCCM'01. The 9th Annual IEEE Symposium on, 2001, pp. 147-159.
S. Rigler, "FPGA-Based Lossless Data Compression Using GNU Zip," University of Waterloo, 2007.
I. Suarjaya, "A new algorithm for data compression optimization," arXiv preprint arXiv:1209.1045, 2012.
M. Azad, A. Kalam, R. Sharmeen, S. Ahmad, and S. Kamruzzaman, "An efficient technique for text compression," arXiv preprint arXiv:1009.4981, 2010.
Tải xuống
Đã Xuất bản
Cách trích dẫn
Giấy phép
Tác phẩm này được cấp phép theo Giấy phép quốc tế Creative Commons Attribution-NonCommercial 4.0 .
Bản quyền thuộc về JTE.


